Модуль CV-SE-SOM
на базе Altera Cyclone V SoC

pics/som/cvsesom_top
pics/som/cvsesom_bottom  pics/som/image2046  pics/som/image2045

Модуль SoM (System on Module) выполнен на базе программируемой логической матрицы (FPGA) Altera Cyclone V, совмещённая в одном корпусе с микропроцессором ARM A9MP и в комплекте с периферийными интерфейсами. Предназначен для встраивания в системы цифровой обработки сигналов, управления и контроля.

Для создания систем на основе модуля CV-SE-SOM, «НТЦ Метротек» предлагает отладочную плату СB-CV-SOM, которая содержит все необходимые компоненты и интерфейсы для его работы.

Тип Плата для разработки
Форм-фактор SODIMM DDR1
Архитектура ПЛИС SoC (ARM A9 + FPGA)
Семейство ПЛИС ALTERA Cyclone V SE
Маркировка ПЛИС 5CSEBA4U19C8SN
Корпус ПЛИС UC BGA
Процессорная система (HPS) ARM A9
RAM 1 ГБ, DDR3L, 32 бита
Количество FPGA I/O 63
Ethernet 1G PHY Micrel KSZ9031
HS USB PHY USB 2.0 x6 Microchip USB3300
SD/MMC/eMMC 1
CAN* 1
UART* 1
I2C 2
SPI 1
Тактовый генератор внутренний, 25 МГц
Логические элементы 49K
Интерфейс программирования JTAG
Напряжение питания платы 3.3В, не более 2A В зависимости от загрузки
Максимальная частота HPS 600
Габаритные размеры (ДхШхВ) 67.6x37x5.5 мм
Вес 9.4 г

* Требуется внешний преобразователь интерфейса.


* Парт-номер FPGA, устанавливаемый в базовом исполнении модуля CV-SE-SOM.

Область применения

В качестве инструментального средства разработки:

  • Прототипирование

В качестве конечного продукта:

Работа со звуком

  • Цифровая обработка сигнала (DSP)

Онлайн-трансляции

  • Обработка видеопотока
  • Кодирование видеопотока
  • Пребразование аналогово-цифровых сигналов

Промышленное использование

  • Обработка видео и изображений
  • Управление двигателями
  • Автоматизация производства

Безопасность

  • Система распознавания образов на видео и изображениях
  • Обработка изображений и видео-потока
  • Обработка видео в высоком разрешении
  • Контроль качества работы видеокамер
  • Вывод на цифровые дисплеи

Проводные коммуникации

  • Безопасность сетей
  • Анализ сетевого трафика
  • Измерение пропускной способности каналов

Беспроводная связь

  • Система формирования и обработки радио-сигналов

Средства разработки для FPGA

Программное обеспечение предоставлено разработчиком FPGA чипа - компанией Altera, для программирования матрицы используется среда Quartus II. Первичная настройка матрицы коммутации, работа с SDRAM также происходит в Quartus II посредством Qsys.

Средства разработки для HPS

Программное обеспечение от произвозводителя SoC Embedded Design Suite основанный на ARM Development Studio 5 (DS-5) Altera Community Edition Toolkit содержит в себе большой набор библиотек, а также утилиты для разбаработки под Windows.

Для получения подробной информации о плате и её особенностях пишите, пожалуйста, на support@metrotek.spb.ru или заполните простую форму:

* Все поля необходимо корректно заполнить

 

Адрес:

197341, Санкт-Петербург, Коломяжский пр., д.27, 4-й этаж

Контактные данные:

Отдел продаж:
тел. +7 (495) 616-1001

E-mail:
Info@metrotek.ru

Центр разработки и поддержки: тел.: +7 (812) 340-0118, +7 (812) 340-0119

e-mail:
support@metrotek.spb.ru

Посмотреть на карте

Закрыть карту

 

© 2016 НТЦ Метротек, Санкт-Петербург

Все права защищены, копирование и тиражирование материалов
доступно только с письменного согласия.